## 2-3 GaAs HBT

(執筆者:田中愼一) [2018年5月受領]

### 2-3-1 動作原理

GaAs HBT は GaAs 基板に格子整合するヘテロ接合バイポーラトランジスタの総称である. 図 2-3-1 に Npn 型 HBT のエネルギーバンド図を示す.エミッタ、ベース、コレクタの各端子から流入する電流を各々 $I_F$ ,  $I_R$ ,  $I_c$ とすると、電流保存の法則より、

$$I_E + I_B + I_C = 0 (2-3-1)$$

の関係が成り立つ.ここでエミッタ電流 $I_E$ はエミッタからベースへ注入される電子による電流 成分 $I_E^{e}$ とベースからエミッタへと注入される正孔による電流成分 $I_E^{h}$ とから成る. $I_E^{h}$ は HBT の 電流増幅に寄与しないため、エミッタ注入効率 $\gamma$ が定義される.

$$\gamma = \frac{I_E^e}{I_E^e + I_E^h} \tag{2-3-2}$$

また,エミッタからベースに注入された電子のうち p型ベース層において再結合により失われ なかった電子のみコレクタ電流*I*cに寄与するため,ベース輸送効率α<sub>r</sub>が定義される.

$$\alpha_T = \frac{l_C}{-l_F^e} \tag{2-3-3}$$

式(2-3-1)-(2-3-3)より, HBT のエミッタ接地電流増幅率βは

$$\beta = \frac{I_C}{I_B} = \frac{I_C}{-(I_E + I_C)} = \frac{\gamma \alpha_T}{1 - \gamma \alpha_T}$$
(2-3-4)

で与えられる.

ー般にバイポーラトランジスタはベース中のバルク再結合の影響が小さくなるように設計 される. そこで $\alpha_r = 0.998$ を仮定すると、 $\gamma$ が理想値(=1)ならば、式(2-3-4)より $\beta = 5000$ となる. しかし、 $\gamma$ がわずかに小さくなり $\gamma = 0.98$ になると $\beta$ は急減し49となる. このことからわ かるように、バイポーラトランジスタにおいては極力1に近い $\gamma$ を実現することが肝要である. そこでホモ接合バイポーラトランジスタでは、 $\gamma$ の値を確保するため、一般にエミッタ不純物 濃度を高めにする一方でベース不純物濃度を低めに設定するが、この場合、エミッタ接合容量 やベース抵抗の増大を介して高周波特性の劣化を招く問題がある. そこで、ベース・エミッタ 間にヘテロ接合を用いることで正孔の逆注入を抑える障壁(=価電子帯不連続 $\Delta E_v$ )を形成し、 高周波特性と電流利得の両立を可能にしたのが HBT である.



図 2-3-1 GaAs HBT のエネルギーバンド構造

#### 2-3-2 デバイス構造 1), 2)

図 2-3-2 に InGaP エミッタと GaAs ベースを用いた典型的な GaAs HBT の断面構造を示す. HBT はエミッタ,ベース,コレクタを成すエピ層が多数積層され,電流がウェハに対して垂直 に流れる縦型デバイスである.デバイスは基本的にメサ構造であり,エミッタコンタクト層, ベース層,コレクタコンタクト層に各々電極が設けられる.電極の接触抵抗を下げるため,電 極が形成されるエピ層は飽和不純物濃度の限界近くまでドーピングされる(典型的な値として, n型, p型の GaAs について各々5×10<sup>18</sup> cm<sup>3</sup>, 6×10<sup>19</sup> cm<sup>3</sup>).ベース層のp型不純物としては, GaAs HBT 開発の初期段階ではベリリウム (Be) が使われていたが,今日では高い信頼性を維 持しながら安定して高濃度ドーピングが可能な炭素 (C) が使われている.電極接触面積が小 さいエミッタについては,エミッタコンタクト層としてショットキー障壁が低い上に高い飽和 不純物濃度(~5×10<sup>19</sup> cm<sup>3</sup>) が得られる格子不整合系のInGaAs が用いられ,電極接触抵抗率 の低減が図られている.

InGaP/GaAs HBT は、MOCVD 技術の進展に伴い 1990 年代後半に実用化され、それまでの AlGaAs/GaAs HBT を置き換える形で急速に普及した. InGaP/GaAs HBT が主流になった理由は、 優れた信頼性と量産性の2点に大別することができる.まず信頼性に関しては、InGaP/GaAs ヘ テロ接合界面においてバンドギャップの差異が伝導帯側よりも価電子帯側に大きく現れる ( $\Delta E_V > \Delta E_C$ ) ことが大きな利点になる.すなわち、大きな $\Delta E_V$ より薄いエミッタ層でもエミッ タ注入効率γが確保できるようになる.その結果、エミッタ周囲において薄い InGaP エミッタ 層を残す Ledge 構造により外部ベースの表面露出を防ぎ、信頼性劣化の要因になる表面再結合 を抑制することができる.量産性に関しては、InGaP と GaAs を相互に選択エッチングするこ とができるため、一般的には製造面での課題が多いメサ構造デバイスを高歩留まりで量産でき るようになった.



図 2-3-2 GaAs HBT の断面素子構造

## 2-3-3 デバイス特性と回路応用<sup>1),2)</sup>

図 2-3-3 に GaAs HBT の典型的な電流電圧特性を示す. 一般に HBT は電流の立ち上がりが 良いが,ニー電圧を低減するにはオフセット電圧を極力零に近づけるためデバイス構造の最適 化が必要である. 図 2-3-1 を参照すると, HBT の各端子間に掛かる電圧には以下の関係が成り 立つことがわかる.

$$V_{CE} = V_{BE} + V_{CB} = V_{BE} - V_{BC}$$
(2-3-5)

ここで、例えば $V_{CB}$ はベースを基準とするコレクタの電位と定義されるので、 $V_{CB} = -V_{BC}$ である. エミッタ・ベース(EB)間およびベース・コレクタ(BC)間のダイオードが順方向バイアスさ れているときは、 $V_{BE} > 0 \geq V_{BC} > 0$ の関係が成り立っている. さて、オフセット電圧は、HBT にバイアスが印加され、なおかつ $I_C = 0$ となる状態であるから、BE間ダイオードとBC間ダイ オードの順方向電流の向きは逆で、大きさが等しくなっている状態である(ベース電流は無視 できるものとする). したがって、両ダイオードが完全に対称的ならば、この状態においては  $V_{BE} = V_{BC}$ すなわち $V_{CE} = 0$ が成り立っているはずである. しかし、一般に EB間ダイオードは BC間ダイオードと比較して、接合面積が小さい(図 2-3-2)上に、 $\Delta E_C$ の影響のためにしきい 電圧が高い. その結果、 $I_C = 0$ の状態においては $V_{BE} > V_{BC}$ とならざるを得ず、これがオフセッ ト電圧が発生する原因である. オフセット電圧を零に近づけるためには、両ダイオードの特性 の非対称性を極力なくすため、ダイオード pn 接合の界面近傍における不純物濃度分布および ヘテロ接合構造を最適化する必要がある.



図 2-3-3 GaAs HBT の電流電圧特性

GaAs HBT はベース層に使われる GaAs のバンドギャップ(1.43 eV)が大きく一定の動作電 圧が必要となるため、絶対的に低い消費電力が求められる用途には適さない.一方、高出力、 高効率ならびに優れた線形性(低歪)のバランスが要求される携帯端末用の高出力増幅器(PA) に対しては、GaAs HBT のデバイス特性が有効になる.まず、電流電圧特性における低ニー電 圧は、携帯端末のような低電源電圧での動作でも一定出力を確保しつつ高効率動作が可能な負 荷線の選択が可能であることを意味する.また、HBT は電流電圧特性における非線形なバイア ス領域が比較的狭く相対的に線形性に優れたデバイスである.ただし、BC 間接合容量( $C_{BC}$ ) や電流遮断周波数( $f_T$ )のバイアス変化が HBT の線形性を劣化させる要因となるため、低歪化 の対策としてコレクタ層の不純物濃度分布などの最適化が必要になる.

GaAs HBT が携帯電話用 PA の標準デバイスになった背景には、性能面に加えてコスト面での効果も大きい.まず、図 2-3-1 に示すようにエミッタ接地においては単一正電源で動作可能 ( $V_{BE} > 0, V_{CE} > 0$ ) であることから、電源周辺回路を簡略化できる.また、縦型デバイスであることから電力密度が高くチップを小型化できる.さらに、EB 間のしきい電圧がバンドギャップで決まりプロセス変動が小さいため、デバイス特性の均一性に優れている.近年の携帯電話 PA においては、効率・歪に関する厳しい性能要求を満たしながら高い歩留まりを確保するため、極めて高い精度での電流制御が求められている.HBT がもつ優れたしきい電圧の制御性 は、この点でも携帯電話用 PA に欠かせない要素となっている.

一方, GaAs HBT は, PA 応用に際しては熱安定性の確保が課題となる. その理由としては, 電力密度が高いために放熱に工夫を要するということもあるが,自己発熱による温度上昇がコ レクタ電流を増加させ更なる温度上昇につながるという GaAs HBT 特有の温度特性がある. こ のような熱的な正帰還メカニズムの結果,複数の単位素子の配列から成る高出力 HBT では, 温度が上昇しやすい配列中央部に電流が集中し,電流コラプス現象が起きる(図 2-3-3). 一般 に,これを防ぐためには各単位素子にバラスト抵抗を接続して,熱的な正帰還メカニズムを緩 和する方法が取られる.以上のような技術的背景から,数十~数百ワット出力の基地局用 PA としては FET 系デバイスがその役割を担う一方で,ワット級出力の携帯端末用 PA としては GaAs HBT がその利点を活かす形でデバイスの棲み分けがなされている.

# 参考文献

- 1) 本城和彦著「マイクロ波半導体回路-基礎と展開」(日刊工業新聞社)
- P.M. Asbeck, "II-V HBTs for microwave applications: technology status and modeling challenges," in Bipolar/BiCMOS Circuits and Technology Meeting, Sept., 2000.

# 2–5 InP HBT

(執筆者:宮本恭幸) [2018年3月受領]

HBT として最も一般的なのは GaAs HBT であり,携帯電話用のパワーアンプとして広く使われているが, InP に格子整合した InGaAs をベースに用いた InP HBT の方が速度が速く,すべてのトランジスタのなかで最も速い遮断周波数 765 GHz が報告されている.

InGaAs が GaAs に較べて優れている点は,n型半導体の電子移動度が高いこととされている. しかしながら,HBT においては n型半導体の移動度が直接速度などに影響するのは,サブコレ クタ層の移動度のみであり,後で述べるように InP HBT では熱抵抗を減らすためにサブコレク タ層には InP を使う場合が多く,n型半導体での移動度としての優位性はデバイス特性には影 響しない.しかしながら,p型ベース中の少数キャリア移動度はベース走行時間に効く.19乗 台に p型ドーピングされたベース層において少数キャリア移動度は GaAs では 1000 cm<sup>2</sup>/Vs 程 度なのに対して,InGaAs では 3000 cm<sup>2</sup>/Vs 程度が期待できる.ベース走行時間は拡散定数に逆 比例し,拡散速度は移動度と比例することから,この少数キャリアの移動度の差はそのまま走 行時間の縮小につながる.ベース走行時間を減らすためには組成傾斜層をつけることも有効で あり,2kr程度のバンドギャップの縮小を行うことで 40%程度走行時間を縮小できる.ベース 層を 12.5 nm と薄くすることと併せて遮断周波数 765 GHz が報告されている.なお,SiGe と InGaAs での拡散係数の差は 20 倍程度あり,バンドギャップ縮小量と krの比率が同じならば組 成傾斜層での走行時間縮小比率は同じであり,拡散係数の差がそのままベース走行時間には大 きな差を与えることに注意されたい.

コレクタ層中で非平衡に近い状態でどれだけ走行できるかは、コレクタ層中の平均走行速度 に大きく影響する.非平衡の維持にはバレー間散乱の抑制が重要であり、Γ-Lバレー間のエネ ルギー差が GaAs での約 0.3 eV に対して InGaAs や InP では約 0.6 eV と大きいことが非平衡輸 送に有利に働く. InP HBT では 3~4×10<sup>7</sup> cm/s という一般的な飽和速度を超えるコレクタ中の 平均電子速度がコレクタ電圧をある程度変えても期待することができる. GaAs でのコレクタ 層中のバレー間散乱抑制には狭いコレクタ電圧範囲のみでしか抑制できない特殊な構造を用 いる必要があることに比べてその差は大きい.

デバイスの速度向上には走行時間縮小のみならず,各種の充電時間の縮小も必須であり,電 流密度の増大が重要であるが,高電流密度動作時には総発熱量の抑制のためにエミッタ幅の縮 小が必須である.周辺長/エミッタ面積の比率が大きくなる微細なエミッタ幅の HBT で,適度 な電流利得を得るためにエミッタ周辺での再結合電流を抑制することが重要であり,再結合電 流を決める再結合速度が GaAs において 10<sup>6</sup> cm/s 程度であるのに対して 10<sup>3</sup> ~ 10<sup>4</sup> cm/s と小さ いことはエミッタ幅縮小に有利である.ただし,500 nm 以下のエミッタでは,再結合電流は完 全には無視できず,また再結合の増大が寿命に効くことから,エミッタ側壁に保護膜を入れた り,エミッタレッジをつける必要性はある.高電流密度による発熱を効率良く取り除くために, サブコレクタ層には多少移動度が低くとも熱抵抗の低い InP 層を使う場合が多い.ただし,サ ブコレクタ層へのコンタクトについては InP では良好なコンタクト特性が得られないことから, サブコレクタ層とコレクタ層の間にはコンタクトのための薄い InGaAs 層が挿入されている.

高電流密度の実現には、コレクタ層中の走行電荷による空間電荷がベース近傍のポテンシャ

ルを持ち上げ実効的ベース層を広げて走行時間を劣化させるカーク効果の抑制が重要である. コレクタ層を挟むベース層とサブコレクタ層が強くドーピングされている場合,コレクタ層を 薄くすることで内蔵電位差による電界を空間電荷による電界より大きくすることができ,カー ク効果を抑制できる. 100 nm 以下の薄いコレクタ層を用いることで 300 kA/cm<sup>2</sup>以上の電流密 度が可能となり,55 nm 幅エミッタと 75 nm 厚コレクタの組合せでは 5 MA/cm<sup>2</sup>という高い電 流密度も観測されている. 薄いコレクタ層は走行時間も縮小するが,コレクタ容量の増大を招 くことから,特に寄生容量部分を抑制することが重要になる. そこで,外部ベース層下の外部 寄生容量の低減が重要であり,再結合を抑制しつつベース-エミッタ間の距離を縮小すること, ベース-コンタクト部分の極小化,更には外部ベース層下の半導体を除去する試みなども行わ れている.また,薄いコレクタ層は耐圧の低下も招くが,ダブルヘテロ接合バイポーラトラン ジスタ (DHBT)を導入して電圧印加部のみ組成を変えうることが HEMT に較べて HBT が有 利であり,ベース層は InGaAs を用いながら,コレクタ層には薄くとも耐圧がある広いバンド ギャップを有する InP を用いることができる.このとき,ベース-コレクタ間で発生する伝導 帯バンド不連続が電子注入を阻害しないように 4 元層や超格子などの何らかの遷移層を入れ る必要がある.

回路応用としては、その高速性と耐圧から 200 GHz で 200 mW を超える出力が報告されている. また、デバイスのオン・オフを決める閾値が HBT では結晶成長により決まることから、ゲート寸法による変動を受けやすい HEMT に較べて閾値の変動が少なく、超高速集積回路などに有利である. 例えば、 $f_{\rm T} = 520$  GHz,  $f_{\rm max} = 1.1$  THz を持つ 130 nm 幅エミッタ HBT では、529 GHz で動作する周波数分割器や、210 GHz で動作する周波数分割器と VCO を組み合わせた PLL 発振器及びバッファアンプとミキサまでを集積化してワンチップにした 630 GHz で動作する送信機などが報告されている.

コレクタ電流密度を上げつつ,エミッタ幅,ベース層厚,コレクタ層厚などを縮小すれば更 に高性能になるスケーリングの計算は行われているが,求められているコンタクト抵抗率の低 減が電極形成プロセス単体としては実現されていても,実際に作成するプロセス中では再現で きず,知る限り130 nm 幅が集積回路動作として報告されている最小幅である.

なお、InGaAs ベース層を GaAsSb 層に入れ替えた HBT も InPHBT の一種である. InP/GaAsSb が電子注入を促進するタイプ II ヘテロ構造になりベース-コレクタ間の遷移層の省略できることや高濃度 p ドーピングが容易などの利点があるが、GaAsSb の拡散定数は InGaAs に較べて小さいという問題点があり、最高データではいまだ InGaAs ベースの方が優れている.

- 1) タウア・ニン: "最新 VLSI の基礎第二版,"丸善, 2013.
- 2) B. Jalali and S.J. Pearton(Eds.) : "InP HBTs: Growth, Prcessing and Applications," Artech House, 1995.
- 3) W. Liu : "Fundamentals of III-V devices," John Wiley and Sons, 1999.
- 4) W. Snodgrass, W. Hafez, N. Harff, and M. Feng : "Pseudomorphic InP/InGaAs heterojunction bipolar transistors (PHBTs) experimentally demonstrating  $f_T = 765$  GHz at 25°C increasing to  $f_T = 845$  GHz at -55°C," IEDM 2006, (DOI: 10.1109/IEDM.2006.346853).
- Y. Miyamoto: "Recent progress in compound semiconductor electron devices," IEICE Electronics Express, vol.13, no.18, 2016. 1.
- M. Urteaga, Z. Griffith, M. Seo, J. Hacker, and M. Rodwell : "InP HBT Technologies for THz Integrated Circuits," Proc. IEEE, vol.105, no.6, 2017. 1051.

# 2-8 Ⅲ-V on Si

(執筆者:高木信一) [2012年1月受領]

III-V onSi 構造とは, Si 基板上にIII-V 族半導体層を形成したものであり, 光デバイスから電 子デバイスまで幅広い応用が期待されているが,本稿では紙面の都合から,近年急速に注目を 集めるようになったロジック LSI 向けのトランジスタ応用に内容を絞って,最近の開発状況を 紹介する.

近年,SiCMOS 微細化による物理的限界の顕在化から,ULSI ロジック用の素子としてSiよりも移動度の高い半導体を利用して電流駆動力を向上させ,電源電圧を低減する MOS トランジスタ技術に注目が集まっている.そこで,電子移動度が大きく有効質量が軽いⅢ-V半導体を チャネルとして用いるトランジスタの研究が精力的に進められている.この応用では,ULSIを 実現する手法として既存のSiCMOS 技術を最大限利用する必要から,大口径のSiウエハ上に Ⅲ-V族半導体を形成する技術が必須となる.

| 方法                     | 構造                                                                                                               | 極薄チャ<br>ネル            | 結晶品<br>質 | 生産性 | MISFET                                             | 文献                                                                                      |
|------------------------|------------------------------------------------------------------------------------------------------------------|-----------------------|----------|-----|----------------------------------------------------|-----------------------------------------------------------------------------------------|
| ウェハレベ<br>ル・ヘテロ<br>エピ   | (*)<br>Constal Davies<br>Graded Davies<br>Grade and californ<br>and Surface Alloy<br>B unknown<br>B unknown<br>B | 実証<br>(量子<br>ウェル)     | +        | -   | 実証<br>(L <sub>g</sub> =35 nm,<br>EOT=1.2<br>nm)    | Hudiat, IEDM 2007<br>Radosavljevic, IEDM<br>2009, IEDM 2010<br>Hill, IEDM 2010          |
| 選択ヘテロ<br>エピ            | SiOSi                                                                                                            | 実証 (量<br>子ウェル,<br>細線) | -        | ++  | 実証<br>(L <sub>g</sub> =130nm)                      | Wu, APL (2008)<br>Wang, APL (2010)<br>Waldron, ECS (2011)<br>Tanaka, APEX (2010)        |
| 選択+横方<br>向ヘテロエ<br>ピ    |                                                                                                                  | 可能                    | -        | ++  | -                                                  | Hoshii, PSS (2008)<br>Deura, APEX (2009)<br>JCG(2010), JJAP(2011)<br>Kondoh, JCG (2010) |
| 基板貼り合<br>わせ            | InGaAs<br>Al <sub>2</sub> O <sub>3</sub> (UT BOX)<br>Si                                                          | 実証<br>(3 nmま<br>で薄膜)  | ++       | +   | <b>実証</b><br>(長 L <sub>g</sub> , ダブ<br>ルゲート動<br>作) | Yokoyama, VLSI Symp.<br>2009, 2010, IEDM 2010<br>Kim, VLSI Symp. 2011,<br>IEDM 2011     |
| エピタキ<br>シャルトラ<br>ンスファー | InAs<br>SiO₂→Si                                                                                                  | 実証<br>(8 nmま<br>で薄膜)  | ++       | +   | 実証<br>(L <sub>g</sub> =500nm,<br>EOT=1.6nm)        | Ko, Nature (2010)<br>Takita, APL (2010)                                                 |

表8・1 Si 基板上にⅢ-V族半導体を形成する代表的な技術

表 8・1 に、Si 基板上にⅢ-V族半導体を形成する代表的な技術をまとめて示した.技術は、 結晶成長技術と貼合せ技術に大別できる.結晶成長のなかでも選択成長技術は、Si プラットフ オームへの集積化が容易であり、低コストで必要な部分にⅢ-Vチャネルを形成できることか ら、実現性の高い技術として期待されているが、Si とⅢ-V族半導体の間の格子定数の差や無 極性半導体である Si の上の有極性のⅢ-V族半導体のエピタキシャル成長に伴う結晶欠陥、転 位などの発生とその結果としての結晶性の劣化が大きな課題である.一方,貼合せ技術は、Ⅲ -V族半導体の高い結晶性は確保できる.しかしながら、現在の最先端 Si ロジック LSI が実現 されている 300 mm の Si ウエハのような大面積ウエハがⅢ-V族基板では得られず,大面積化 に課題がある.

III-V MOSFET on Si の技術は、この Si 上へのIII-V チャネル形成技術に加えて、III-V MOS 界面準位密度の低減や低抵抗のソース-ドレイン領域の形成、微細チャネル長を実現するため の極薄ボディ構造やマルチゲート構造の実現、Si CMOS や Ge MOSFET との集積化技術など、 まだ多くの技術課題を克服していく必要がある.

しかしながら,近年,各技術の着実な進歩により,盛んに実証結果が報告されるようになっ てきている.図8・1には、インテルから報告されているSi上のIII-Vチャネルの基板構造の模 式図、マルチゲートIII-V MOSFET の素子構造、薄膜 InGaAs 薄膜チャネル及びTri-gate チャネ ル MOSFET の電流-電圧特性を示す.ここではIII-Vバッファ構造を用いた,Si上のウエハス ケールIII-V半導体エピ成長技術が用いられている.また、短チャネル効果の抑制のために、こ の基板がTri-gate 構造に加工されたチャネルが実証されている.等価絶縁膜厚1.2 nmのTaSiOx ゲート絶縁膜を用いた 60 nm のチャネル長のTri-gate MOSFET において、良好なカットオフ特 性が得られている.



図8・1 Si 基板上Ⅲ-V族 MOSFET の実証例1

また,図8・2は,貼合せ法により3.2 nmの極薄 InGaAs 薄膜をSi上に形成した InGaAs-on-Insulator 構造の透過電子顕微鏡写真と埋込み酸化膜とゲート絶縁膜にAl<sub>2</sub>O<sub>3</sub>を用いた膜厚3.5 nmのInGaAs-OI MOSFET のダブルゲート動作での電流-電圧特性の測定結果が示されている. また,NiとInGaAsを直接反応させたNi-InGaAs合金をメタルソースドレインに使ったInAs-OI薄膜ボディ MOSFET において,移動度3000 cm<sup>2</sup>/Vsという値が報告されている.今後,高速・低消費電力ロジック用途への応用への期待が,ますます高まると予想される.



図8・2 Si 基板上III-V族 MOSFET の実証例2

- S. Datta, G. Dewey, J.M. Fastenau, M.K. Hudait, D. Loubychev, W.K. Liu, M. Radosavljevic, W. Rachmady, and R. Chau : IEEE Electron Device Lett., vol.28, pp.685-687, Aug. 2007.
- M. Radosavljevic, B. Chu-Kung, S. Corcoran, G. Dewey, M.K. Hudait, J.M. Fastenau, J. Kavalieros, W.K. Liu, D. Lubyshev, M. Metz, K. Millard, N. Mukherjee, W. Rachmady, U. Shah, and R. Chau : IEDM Tech. Dig., p.319, 2009.
- M. Radosavljevic, G. Dewey, J.M. Fastenau, J. Kavalieros, R. Kotlyar, B. Chu-Kung, W.K. Liu, D. Lubyshev, M. Metz, K. Millard, N. Mukherjee, L. Pan, R. Pillarisetty, W. Rachmady, U. Shah, and R. Chau : IEDM Tech. Dig., p.126, 2010.
- 4) M. Radosavljevic, G. Dewey, D. Basu, J. Boardman, B. Chu-Kung, J.M. Fastenau, S. Kabehie, J. Kavalieros, V. Le, W.K. Liu, D. Lubyshev, M. Metz, K. Millard, N. Mukherjee, L. Pan, R. Pillarisetty, W. Rachmady, U. Shah, H.W. Then, and R. Chau : IEDM Tech Dig., p.765, 2011.
- M. Yokoyama, T. Yasuda, H. Takagi, H. Yamada, N. Fukuhara, M. Hata, M. Sugiyama, Y. Nakano, M. Takenaka, and S. Takagi : Appl. Phys. Express, vol.2, pp.124501, Dec. 2009.
- M. Yokoyama, T. Yasuda, H. Takagi, N. Miyata, Y. Urabe, H. Ishii, H. Yamada, N. Fukuhara, M. Hata, M. Sugiyama, Y. Nakano, M. Takenaka, and S. Takagi : Appl. Phys. Lett., vol.96, pp.142106, Apr. 2010.
- 7) H. Ko, K. Takei, R. Kapadia, S. Chuang, H. Fang, P.W. Leu, K. Ganapathi, E. Plis, H.S. Kim, S.-Y. Chen, M. Madsen, A.C. Ford, Y.-L. Chueh, S. Krishna, S. Salahuddin, and A. Javey : Nature (London) 468, p.286, 2010.
- Y. Urabe, M. Yokoyama, H. Takagi, T. Yasuda, N. Miyata, H. Yamada, N. Fukuhara, M. Hata, M. Takenaka, and S. Takagi : Appl. Phys. Lett., vol.97, pp.253502, Dec. 2010.
- M. Yokoyama, R. Iida, S.H. Kim, N. Taoka, Y. Urabe, T. Yasuda, H. Takagi, H. Yamada, N. Fukuhara, M. Hata, M. Sugiyama, Y. Nakano, M. Takenaka, and S. Takagi : IEDM Tech. Dig., pp.46-49, Dec. 2010.
- M. Yokoyama, R. Iida, S.H. Kim, N. Taoka, Y. Urabe, H. Takagi, T. Yasuda, H. Yamada, N. Fukuhara, M. Hata, M. Sugiyama, Y. Nakano, M. Takenaka, and S. Takagi : IEEE Electron Device Lett., vol.32, pp.1218-1220, Sept. 2011.
- 11) S.H. Kim, M. Yokoyama, N. Taoka, R. Iida, S.H. Lee, R. Nakane, Y. Urabe, N. Miyata, T. Yasuda, H. Yamada, N.

Fukuhara, M. Hata, M. Takenaka, and S. Takagi : Appl. Phys. Express, vol.4, p.114201, Oct. 2011.

- 12) S.H. Kim, M. Yokoyama, N. Taoka, R. Iida, S.H. Lee, R. Nakane, Y. Urabe, N. Miyata, T. Yasuda, H. Yamada, N. Fukuhara, M. Hata, M. Takenaka, and S. Takagi : Appl. Phys. Express, vol.5, p.014201, Dec. 2011.
- 13) S.H. Kim, M. Yokoyama, N. Taoka, R. Nakane, T. Yasuda, M. Ichikawa, N. Fukuhara, M. Hata, M. Takenaka, and S. Takagi : IEDM Tech. Dig., p.311-314, 2011.
- 14) S.-H. Kim, M. Yokoyama, N. Taoka, R. Iida, S.-H. Lee, R. Nakane, Y. Urabe, N. Miyata, T. Yasuda, H. Yamada, N. Fukuhara, M. Hata, M. Takenaka, and S. Takagi : Appl. Phys. Exp. 5, 014201, 2012.

# 2-11 SiC デバイス

(執筆者:藤嶌辰也) [2012年1月受領]

#### 2-11-1 概要

SiC (silicon carbide) は、従来のパワーデバイス材料である Si と比較して、絶縁破壊電界 が 10 倍、飽和ドリフト速度が 2 倍、熱伝導率が 3 倍大きいという物性的特長を有している. 絶縁破壊電界が 10 倍大きいため、Si と同耐圧のデバイスを作製する際はドリフト層の膜厚 を 1/10 程度に薄くすることができ、ドーピング濃度も 100 倍程度高くでき、低オン抵抗化が 可能である.また、ワイドギャップ半導体材料であるため、真性キャリア密度が高温下にお いても低く維持でき、高温動作が可能となる.さらに、高周波化が可能であり、電源回路等 において、インダクタ・キャパシタの受動素子を小型化できる可能性を持つ.これらのこと から、SiC デバイスは高耐圧・低損失・高温動作デバイスとして、今後市場が拡大していく ものとみられている.以下に、SiC デバイスの例として、SBD(Schottky Barrier Diode)、MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor)、JFET (Junction Field Effect Transistor)を 挙げ、それぞれについて説明する。

### 2-11-2 SBD (Schottky Barrier Diode)

高周波・低損失ダイオードとして開発が進められている SiC-SBD の模式図を図 2・1 (a) に 示す. SBD の動作原理は Si-SBD と大きく変わらない. n 型ドリフト層のドーピング濃度や 膜厚により,耐圧,オン抵抗がほぼ決定され,耐圧 1kV の SiC-SBD でオン抵抗は  $0.5m\Omega \cdot cm^2$ 程度である.また,イオン注入で形成された p 型の接合終端構造 (JTE: Junction Termination Extension) により,ショットキー電極端における電界集中が緩和され,高耐圧化が図られて いる.



図2・1 SiC デバイス模式図(a) SiC-SBD, (b) SiC-DMOSFET, (c) トレンチ構造 SiC-MOSFET

## 2-11-3 MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor)

Si-IGBT (Insulated Gate Bipolar Transistor) に置き換わるデバイスとして期待されている SiC-DMOSFET (Double Diffused Metal-Oxide-Semiconductor Field Effect Transistor) とトレンチ 構造 SiC-MOSFET の模式図を図 2・1 (b), (c) にそれぞれ示す. SiC-DMOSFET はイオン注 入により p型ウェル層, n<sup>+</sup>型ソース層を形成する.トレンチ構造 SiC-MOSFET は結晶成長に より p型ボディ層, n<sup>+</sup>型ソース層を形成した後,ドライエッチング技術によりトレンチ部を 形成する.通常ゲート絶縁膜は熱酸化や化学気相成長(CVD: Chemical Vapor Deposition)で 成膜された SiO<sub>2</sub>が用いられる.また,被覆性の高い膜が形成でき,均一に膜厚制御が可能で ある原子層成長法(ALD: Atomic Layer Deposition)による高誘電率ゲート絶縁膜の検討もさ れている.チャネルは MOS 界面に沿うように SiC-DMOSFET では横方向に,トレンチ構造 SiC-MOSFET では縦方向に形成される.トレンチ底部,端部における電界強度が絶縁膜の破 壊電界より小さい場合,トレンチ構造 SiC-MOSFET の耐圧は p型ボディ層と n型ドリフト層 との pn 接合面の電界強度によって決まる.一方,オン抵抗は、オーミック電極の接触抵抗, ソース抵抗,チャネル抵抗,ドリフト抵抗,基板抵抗などで決定され,特にチャネル抵抗が 支配的となっている.チャネル抵抗の低抵抗化には,チャネル移動度の改善が求められてい る.基板の薄層化,単一素子の微細化によりオン抵抗はさらに低減することが可能である.

### 2-11-4 JFET (Junction Field Effect Transistor)

SiC-JFET は、バルク移動度を利用できるため SiC-MOSFET の低いチャネル移動度の問題 を回避でき、低オン抵抗化が可能である.さらにゲート酸化膜を利用しないため、高い信頼 性を確保できるとされている.しかし、2.5V以上のゲート電圧の印加により、ゲート電流が 増大するなどといった問題も存在する.最も重大な課題はゲート電圧が 0V の状態でドレイ ン電流が流れるノーマリオン型デバイスであり、ノーマリオフ化が困難であることである. チャネルの微細化などによるデバイス単体としてのノーマリオフ化の研究が進められている 一方で、低耐圧 Si-MOSFET とのカスコード接続を利用して、回路としてノーマリオフ化を 図る方法も検討されている.

#### ■参考文献■

1) 大橋 弘通, 葛原 正明: "パワーデバイス (半導体デバイスシリーズ)", 丸善, pp.142-157, (2011/1)

2) 吉川 明彦, 高橋 清: "ワイドギャップ半導体光・電子デバイス", 森北出版, pp.271-282, (2006/4)

# 2-12 酸化物デバイス

(執筆者:佐々誠彦) [2011年12月受領]

酸化亜鉛(ZnO)などに代表される酸化物半導体の多くは紫外域にバンドギャップを持つ透明な物質である. Hoffman らによる透明薄膜トランジスタ(Thin-Film Transistor: TFT)の実現 りを契機に様々な酸化物トランジスタが研究されるようになった.酸化亜鉛はガラス基板上で も結晶軸が配向しやすく,多結晶膜であるため高い移動度が得やすい.一方,細野らによる InGaZnO をチャネル層とした TFT は非晶質でありながら,比較的高い移動度が得られ、均質 なトランジスタ特性が得られることが特徴である.いずれの材料系も,窒化ガリウムやシリコ ンカーバイドと同程度のワイドギャップ半導体でありながら,低温での成膜や溶液プロセスに よる成膜が可能で,プラスチック上にも形成できることから,大型ディスプレイへの応用が進 められているばかりでなく,透明エレクトロニクス,プリンテッドエレクトロニクスなど新た な応用分野を切り開く電子デバイスとして期待されている.ここでは,そのキーデバイスとな る酸化物トランジスタについて述べる.なお,酸化物の材料物性に関しては,S2 群 2 編 7 章を 参照して欲しい.

### 2-12-1 酸化亜鉛多結晶薄膜トランジスタ

Hoffman らは、高周波マグネトロンスパッタ法により非加熱のガラス基板上に ZnO チャネル 層を形成しているが、このほかにパルスレーザ堆積法<sup>20</sup>、ゾル・ゲル法<sup>30</sup>などの溶液法によっ ても基板に垂直な方向に c 軸が配向した多結晶薄膜が形成できる.当初から非晶質シリコンよ り移動度が高いという特長を活かし、液晶ディスプレイ用の薄膜トランジスタ応用を目指した 研究が盛んで、バックゲート構造のスタガード型デバイスが多数を占めている.多結晶粒界の 存在が伝導特性を支配するが、トランジスタ特性は通常の MOSFET のモデルで実用上記述す ることができる.トランジスタの試作は SnO<sup>24</sup>、ZnSnO<sup>50</sup>など類似の材料でも行われているが、 酸化亜鉛は亜鉛が地殻中の存在比が比較的高く、ありふれた材料でありながら単結晶を基本と した従来の半導体とは異なる応用分野を開拓できる材料として期待される.回路応用<sup>60</sup>や高周 波特性<sup>70</sup>に関する報告もなされているが、高速特性に関しては、予測される飽和速度<sup>80</sup>に見合 う特性には(単結晶へテロ構造デバイスを含め)至っておらず、デバイス構造に検討の余地が 残されている<sup>90</sup>.また、最近では放射線耐性が窒化ガリウムより高い可能性も示され、特殊環 境下で動作するデバイスとしても期待される<sup>100</sup>.

### 2-12-2 非晶質酸化物薄膜トランジスタ

酸化亜鉛は六方晶の結晶構造をとり、ガラス基板上でもc軸配向しやすい性質を持つ.ガラス基板上では多結晶となるため、電子移動度は粒界の影響を大きく受け、その値は成膜方法・ 条件にかなり依存する.これに対し、非晶質材料では粒界の影響がない.通常の半導体では sp<sup>3</sup> 混成軌道が伝導チャネルを形成するため、多結晶や非晶質のように結合角の変化が伝導特性に 大きく影響する.これに対し、s軌道が伝導チャネルを形成する InGaZnO では、伝導特性に及 ぼす結合角の影響が小さく、非晶質でも 10 cm<sup>2</sup>/Vs 程度の高い移動度が室温プロセスでのプラ スチック基板上で得られている<sup>11)</sup>.また、300℃程度の熱処理によって、閾値電圧やデバイス 特性が安定化するなどの特長から,最近では高性能ディスプレイの実用化がこの材料系で進め られている.

### 2-12-3 p 型酸化物トランジスタ

上述のように,酸化物トランジスタには従来のトランジスタにはない魅力的な性質があるが, 回路応用上からは相補型の回路が形成できることが要求される.そのためには p チャネルの TFT 実現が不可欠である.そのような試みもすでになされており<sup>12)</sup>,酸化物エレクトロニクス のさらなる発展が期待される.

- R.L. Hoffman, B.J. Norris, J.F. Wager: "ZnO-based transparent thin-film transistors," Appl. Phys. Lett., vol.82, no.5, pp.733-735, Feb. 2003.
- S. Masuda, K. Kitamura, Y. Okumura, S. Miyatake, H. Tabata, and T. Kawai : J. Appl. Phys., vol.93, no.3, pp.1624-1630, Feb. 2003.
- B.J. Norris, J. Anderson, J.F. Wager, and D.A. Keszler : J. Phys. D: Appl. Phys., vol.36, no.20, pp.L105-107, Oct. 2003.
- R.E. Presley, C.L. Munsee, C.-H. Park, D. Hong, J.F. Wager, and D.A. Keszler : J. Phys. D, vol.37, no.20, pp.2810-2813, Sep. 2004.
- H.Q. Chiang, J.F. Wager, R.L. Hoffman, J. Jeong, and D.A. Keszler : Appl. Phys. Lett., vol.86, no.1, pp.014503, Dec. 2004.
- J. Sun, D.A. Mourey, D. Zhao, S.K. Park, S.F. Nelson, D.H. Levy, D. Freeman, P. C.-Corvan, L. Tutt, and T.N. Jackson : IEEE Electron Device Lett., vol.29, no.7, pp.721-723, Jul. 2008.
- 7) B. Bayraktaroglu, K. Leedy, and R. Neidhard : IEEE Electron Device Lett., vol.29, no.9, pp.1024-1026, Sep. 2009.
- J.D. Albrecht, P.P. Ruden, S. Limpijumnong, W.R.L. Lambrecht, K.F. Brennan : J. Appl. Phys., vol.86, no.12, pp.6864-6867, Dec. 1999.
- S. Sasa, T. Maitani, Y. Furuya, T. Amano, K. Koike, M. Yano, and M. Inoue : Phys. Status Solidi A, vol.208, no.2, pp.449-452, 2011.
- C. Coskun, D.C. Look, G.C. Farlow, and J.R. Sizelove : Semicond. Sci. Technol., vol.19, no.6, pp.752-754 Jun. 2004.
- 11) K. Nomura, H. Ohta, A. Takagi, T. Kamiya, M. Hirano, and H. Hosono : Nature, vol.432, pp.488-492, Nov. 2004.
- Y. Ogo, H. Hiramatsu, K. Nomura, H. Yanagi, T. Kamiya, M. Hirano, and H. Hosono: Appl. Phys. Lett., vol.93, no.3, pp.032113, Jul. 2008.

# 2-14 パワ**--**MOS

(執筆者:齋藤 渉) [2011年9月受領]

パソコンや家電などの電化製品は、コンセントから入った電力を電源回路から CPU やモー タなどに供給することで動作している.電源回路は、スイッチング素子によってインダクタや キャパシタに一旦貯めた電気エネルギーを必要な分だけ出し入れする制御によって所望の電 圧・電流に変換している. このような電力変換においてスイッチング素子に用いられる MOSFET を総称して、パワーMOS と呼んでいる.

パワーMOSには、縦型素子と横型素子があるが、通常、電流を流す導通面積を大きくするこ とで抵抗が低く、大きな電流を流せる縦型素子が用いられる(図14・1).基本動作はゲート電 圧によるオン状態とオフ状態の切り替えである. LSI で用いられる MOSFET と同様に閾値以上 のゲート電圧を印加することで MOS ゲート界面に反転チャネルが形成され, ソース-ドレイン 間に電流経路ができる. これがオン状態であり, ソース-ドレイン間の抵抗をオン抵抗と呼ぶ. ゲートに電圧を印加しないとドレイン電圧に応じて p ベースから n-ドリフト層へ空乏層が伸 びる.これがオフ状態であり、空乏層内の電界が臨界電界に達してアバランシェ降伏により電 流が流れる電圧を耐圧(降伏電圧)と呼ぶ.



(b) トレンチゲート

図 14 • 1 縦型パワーMOS の断面構造と電界分布

効率良く電力を変換するためにスイッチング素子の損失は低くしなければならない. パワー MOS の損失は、オン状態での損失(導通損失)とオン・オフ切り替え時の損失(スイッチング 損失)の和である、導通損失はオン抵抗に比例するため、低オン抵抗が求められる、素子面積 を大きくすることでオン抵抗を低減することが可能であるが、素子容量が大きくなってしまう. これにより,スイッチング動作が遅くなり,スイッチング損失が増加してしまう.このため, 全体の指失を低減するためには面積が小さい状態でオン抵抗が低くする必要があり、 面積当た りのオン抵抗 R<sub>m</sub>A を低くすることが重要となる.

変換する電圧に応じてパワーMOS に求められる耐圧が決まり、これに応じてドリフト層を 設計する. 電界ピークが臨界電界に達したときの空乏層内の電界分布を積分したのが耐圧とな るので、耐圧が高いほど空乏層を伸ばさなければならない. ドリフト層の不純物濃度が低いほ ど空乏層は伸びやすい(電界分布の傾きは小さい)ので,高耐圧が得られる(図14·1(a)).し かし,低濃度で厚いドリフト層の抵抗によりオン抵抗は高くなる.つまり,高耐圧な素子ほど,低オン抵抗が得られないというトレードオフ関係となる.このようなことから,パワーMOSの性能指標として R<sub>m</sub>A と耐圧のトレードオフが用いられる.

オン抵抗は電流経路の各部の抵抗の和であるため、低 *R*<sub>on</sub>A 化には、ドリフト層の最適設計 によるドリフト抵抗 *R*<sub>drif</sub> 低減に加え、チャネル抵抗 *R*<sub>ch</sub>や JFET 抵抗 *R*<sub>JFET</sub> も低減する必要があ る.そして、低耐圧な素子では、必然的にドリフト抵抗が下がり、他の抵抗の占める割合が大 きくなる.このため、高密度な短チャネルの形成によりチャネル抵抗を低減し、JFET 抵抗を無 くすことができるトレンチゲート構造(図 14·1(b))が比較的耐圧が低い場合(100 V 以下)に 用いられ、プレナーゲート構造は耐圧が高い場合(200 V 以上)に用いられる.

そして、 $R_{on}A$ -耐圧トレードオフにより低耐圧な素子ほど素子面積を縮小でき、低容量となるので、高いスイッチング周波数で用いられる. 30 V 系パワーMOS が 500 kHz~1 MHz で用いられるのに対して、600 V 系パワーMOS は 100 kHz 程度で使用される.通常、パワーMOS のスイッチング損失は充放電される帰還容量  $C_{gd}$ の電荷量  $Q_{gd}$ に比例する. このため、導通損失とスイッチング損失の両方を考慮した性能指標として、 $R_{on}Q_{ed}$ が用いられることもある.

*R*<sub>on</sub>A-耐圧トレードオフは、物性値によって決まるドリフト抵抗の下限が理論限界であり、 材料限界(Si限界)と呼ばれる.現状、ドリフト層の最適設計やMOSゲートの微細化により、 ほぼ Si限界に到達している<sup>1)</sup>.ドリフト層内に縦長のpピラーを形成したスーパージャンクシ ョン(SJ)構造やソースかゲートに接続された埋込み電極を形成したフィールドプレート(FP) 構造を適用することで空乏層が縦方向ではなく横方向へ伸び、ドリフト濃度が高くとも空乏化 しやすくなる(図 14・2)<sup>2),3)</sup>.これにより低オン抵抗と高耐圧を両立させ、Si限界を下回る低 *R*<sub>on</sub>A を有するパワーMOSが実用化されている.更なる低*R*<sub>on</sub>A 化に向けて、材料物性値である 臨界電界の大きなワイドバンドギャップ半導体を用いたパワーMOSが研究・開発されており、 SiCパワーMOS が実用化されつつある.



図 14・2 Si 限界を下回る低 RonA を実現するパワーMOS

- T. Kobayashi, H. Abe, Y. Niimura, T. Yamada, A. Kurosaki, T. Hosen, and T. Fujihira : "High-voltage power MOSFETs reached almost to the silicon limit," IEEE International Symposium on Power Semiconductor Devices & ICs (ISPSD), pp.435-438, 2001.
- 2) G. Deboy, M. März, J.-P. Stengl, H. Strack, J. Tihanyi, and H. Weber : "A new generation of high voltage MOSFETs

breaks the limit of silicon," IEDM, pp.683-685, 1998.

 M.A. Gajda, S.W. Hodgskiss, L.A. Mounfield, and N.T. Irwin : "Industrialisation of resurf stepped oxide technology for power transistors," IEEE International Symposium on Power Semiconductor Devices & ICs (ISPSD), pp.109-112, 2006.

# 2-17 太陽電池

(執筆者:若原昭浩) [2011年1月受領]

太陽電池の基本構造は,図 17・1 に示すように表面での光反射を低減する反射防止構造,光 励起キャリアの表面再結合損失低減のための窓層,光吸収と励起されたキャリアを空間的に分 離する構造,及び裏面電極からなる.



図17・1 太陽電池の基本構造

反射防止構造は、低屈折率薄膜による反射防止膜と表面で多重反射を生じさせて光入射率を 高くするためのテクスチャ構造が併用される.このテクスチャ構造は、広い波長域に対して反 射率を低減するため、発光デバイスで用いられるフォトニック結晶構造とは異なり、規則的は 周期構造を持たないマルチスケールあるいはランダムな構造とする.

表 17・1 に光吸収層から見た太陽電池の研究動向を示す.光吸収層としては基本的に半導体 が用いられ,吸収された光子1個当たり一対の電子・正孔を生成され,素子内部に形成された 電界により空間的に分離され光電流として外部に取り出す.色素増感太陽電池では,色素が光 励起過程の一部を担っている点が異なっている<sup>1)</sup>.

表17・1 光吸収層の構造により分類した太陽電池の研究動向



図 17・2 に、太陽電池の電流-電圧特性と等価回路を示す.光キャリア分離構造としては、基本的に pn 接合が用いられる.入射光は表面側から吸収されるが、空乏層内及び空乏層端か



ら拡散長の範囲内で発生した光励起小数キャリアのみが、光電流  $I_{ph}$ に変換される.開放端電 E  $V_{oc}$ は、光電流  $I_{ph}$ と pn 接合の順方向電流  $I_d$ が一致したときの電圧として定義されるため、 pn 接合の拡散電位に依存する.エネルギー変換効率は、入射光のエネルギー密度を  $P_{in}$ とすれ ば

$$\eta_{\rm n} = \frac{V_{\rm max} \cdot I_{\rm max}}{P_{in}S} \times 100 \,[\%] = \frac{V_{\rm OC} \cdot I_{\rm SC} \cdot FF}{P_{in}S} \times 100 \,[\%] \tag{17 \cdot 1}$$

で与えられる.ここで、Sは太陽電池の面積、FFはフィルファクター(Fill Factor)である.公称変換効率は、AM 1.5 100 mW/cm<sup>2</sup>における変換効率として定義される.図 17・2 において、pn 接合を理想ダイオードとし、漏洩抵抗  $R_{sh}$ と直列抵抗  $R_s$ が無視できるとすると、ダイオードに流れる電流は、

$$I = I_{ph} - I_s \{ e^{\beta V} - 1 \}$$
(17 · 2)

となる.ここで、Iph は光電流、Is はダイオードの飽和電流、 $\beta = q/k_BT$ である.最大電力は、

$$P_{\max} \approx I_{ph} [V_{OC} - \frac{1}{\beta} \ln(1 + \beta V_m) - \frac{1}{\beta}]$$

$$\equiv I_{ph} E_m,$$
(17.3)

となる.ここで,Em<Eg であるから禁制帯幅 Eg より大きなエネルギーを持つ光を吸収した 場合,禁制帯幅とのエネルギー差は過剰なエネルギーとなり,フォノン放出などによりエネル ギーを放出するためエネルギー変換効率は低下する.この場合に於いても,光電流生成の内部 量子効率は低下しない.

単接合の太陽電池では禁制帯幅 1.3~1.4 eV 付近で最も高い理論変換効率約 30%が得ら れる<sup>2)</sup>.太陽光スペクトルとの整合性をとるため,禁制帯幅の異なる複数の pn 接合素子を積 層した多接合型太陽電池<sup>3)</sup>や積層量子ドットのミニバンドを用いた中間バンド太陽電池<sup>4)</sup>の 研究が進められている.理論的には接合を接合数が無限大とすることで変換効率約 86%が期 待されるが,実際には上層の素子を通過する際の光損失や各素子間の電流整合,直列抵抗成分 により理論限界より低くなる.



図17・3 単一接合の場合の禁制帯幅と理論限界効率. 文献 1)のデータをもとに作成.

- B. O'Regan and M. Grätzel : "A low-cost, high-efficiency solar cell based on dye-sensitized colloidal TiO<sub>2</sub> films," Nature, vol.353, pp.373-340, 1991.
- 2) S.M. Sze : "Physics of Semiconductor Devices," Wiley, New York, 1981.
- 3) M.A. Green : "Silicon Solar Cells: Advanced Principles and Practice," Bridge, Sydney, 1995.
- K.W.J. Barnham and G. Duggan : "A new approach to high-efficiency multi-band-gap solar cells," J. Appl. Phys., vol.67, pp.3490-3493, 1990.

# 2-19 単一電子デバイス

(執筆者:葛西誠也) [2011年12月受領]

単一電子デバイスは、個々の電子の挙動が動作機能を担う素子である.小型・高感度・低消 費電力を特徴とし、単一電子トランジスタや単一電子メモリが代表的である.また、ナノ空間 における単一電子と外場や粒子の相互作用を利用した微小電荷検出、分子検出、単一光子発生・ 検出、THz 波検出、スピン検出、量子ビット操作など精緻な物理量操作・検出への応用や、単 一電子の揺らぎを利用した物理乱数発生素子、電子素電荷に基づく物理量標準などが挙げられ る.しかし、現時点ではそのほとんどが研究の段階にあり、実用化の観点ではまだ課題が多い.

素子の基本構造は、電子を入れる微小箱、電子を出し入れするための配線、微小箱と配線を しきる電位障壁である. 微小箱は、単電子島、量子ドット、ナノドットとも呼ばれ、金属や半 導体で作られる. サイズは1 μm 以下あるが、熱揺らぎの影響を相対的に抑えるためにできる だけ小さくする. ドットと配線を隔てる電位障壁は、電子が量子力学的トンネル可能な微小接 合であり、トンネル障壁と呼ばれる. 半導体の場合、狭窄や電界ゲートによる空乏層によって 形成することもできる. トンネル障壁によってドットを隔離しつつ電子を捕捉するためには、 トンネル抵抗 Rrを量子抵抗 h/e<sup>2</sup> = 26 kΩ以上 (e は電子電荷、h はプランク定数) に設定する 必要がある. 熱励起による遷移の抑制と電子トンネルを両立するには、薄く高い障壁が望まし い. トンネル障壁の代わりに電界効果ゲートを用い、微小箱と配線を完全に導通遮断する構造 もある. 構造の形成には、リソグラフィとエッチング加工、走査プローブによる局所酸化法、 ゲートによる電気的隔離、結晶成長、化学的合成のほか、結晶中トラップの利用、接合破断法、 ナノギャップ間に分子をドットとして配置するなど様々な手法がある.

素子動作の基本は、電子電荷のクーロン力と離散的充放電である. 微小箱中の電子がクーロン反発によって次の電子の流入を妨げる現象をクーロンブロッケードという. 微小箱の静電容量 C は、そのサイズを L、誘電率を εとしたとき εL のオーダーである. L を十分小さくすることによって、電子素電荷  $e=1.6\times10^{-19}$  C によって生じる電位差 V=e/C は検知可能な値になる. 逆に、この電位差を系に与えることで電子 1 個を充放電できる. 微小箱のサイズが 1 µm 程度になると、極低温で単一電子の挙動が観測される. 10 nm まで縮小すると、帯電エネルギー $E_c = e^2/2C$  が室温の熱エネルギー $k_{\rm B}T = 26$  meV を上回るため、室温でも現象の観測や操作が可能になる. なお、微小構造中では電子波動性に基づく量子化エネルギーが共存し得る. 材料系とサイズに依存するが、一般的には帯電エネルギーが優勢である.

単一電子デバイスを論理演算素子として見た場合,電子1個でスイッチのオン・オフが可能 であり、そのエネルギーは $E_C$ 程度と極めて小さい.スイッチング時間は $CR_T = h/E_C \sim ps$ オー ダーとなるが、実際には $R_T$ が大きく $ns \sim \mu s$ 程度である.一方、致命的な問題として、環境や 構造の揺らぎに弱いことが挙げられる。例えば、現在の決定論的論理演算システムで要求され る超低エラー率を実現するには、スイッチングエネルギーとして 70  $k_BT$ 以上が必要となり、室 温でこれを上回る帯電エネルギーを実現するサイズは結晶格子定数と同等となってしまう。超 低消費電力を活かしつつ演算精度を確保するためには、デバイスだけではなく回路や論理演算 アーキテクチャを含めた統合的設計が必須となる。